May. 6th , 2015【 Terasic Inc 】
以Cyclone V GT FPGA為基礎的開發平台,提供了針對影像開發更經濟實惠的解決方案,同時仍然提供了多達12個6.144 Gigabit之收發器等豐富的功能,可滿足廣大的廣播與娛樂市場的需求。 友晶創新位於台灣新竹,成立十餘年來專注於開發高階 FPGA板卡,並提供包含半導體、軟硬體科技等全球 FPGA專案服務。今天宣布推出以Altera Cyclone V GT FPGA為基礎之高階影像開發平台,此高性能並具備價格競爭力之產品,對於廣播及信號情報的應用上提供了理想的平台。影像轉換、壓縮及解壓縮、格式或頻率的改變等複雜的演算法,可以在FPGA平台上實現,並進行即時運算,其成效超越了CPU處理器及相關的軟體。 其小巧的外型及Gen2x1 PCIE介面,使用者可以在PC上接上一片或多片主板,傳輸速率可高達5 Gbps;因此可支援1080P60或是3G的即時傳輸(或是更高解析之壓縮影像),並維持最低的CPU使用率。 此款使用最先進技術之高階平台,肯定是音訊與影像應用開發商及製造商最好的選擇。Altera之影像IP (Video IP)套件亦適用於此款主板,可立即實現您的設計與實際應用。 |
Terasic Advanced Video Development Kit Overview
Terasic’s Advanced Video Development Kit is a PCIe card based on the Altera Cyclone V GT FPGA:
- Cyclone V GT 5CGTFD9E5F31C7 Device
- 113,560 logic elements (113560 ALM, 227120 registers)
- 12,492,800 Memory bits (1220 M10K)
- 342 DSP Blocks
- 12 PLLs
- 8 Fractional PLLs
- 4 DLLs
- 2 Hard Memory Controllers
- 12 HSSI PMA RX Channels
- 12 HSSI PMA TX Channels
Memory Device:
- 24 Gbits of DDR3 SDRAM (16-bit data bus)
- 32 Gbits NAND Flash
- User Quad SPI Nor Flash–256 Mbits
Communication:
- PCI Express Gen1 and Gen2 x1lane
- 1 Gigabit Ethernet PHY with RJ45 connector (10/100/1000 Et
- 1 SFP Interface (can be used for Multi-Gigabit Ethernet)
- UART to USB (USB Mini-B connector)
Video Inputs/Video Output:
- DisplayPort Video Input (v1.1 and DP v1.2 Compliant)
- HDMI Video Input (HDMI 1.4 Compliant)
- DisplayPort Video Output (v1.1 and DP v1.2 Compliant)
Audio:
- 24-bit CODEC, Line-in, Line-out, and microphone-in jacks